Cerca nel sito per parola chiave

pubblicazioni - Memoria

MVDC solid state breaker/limiter control with adaptive hysteresis limits

pubblicazioni - Memoria

MVDC solid state breaker/limiter control with adaptive hysteresis limits

Si descrive un controllo adattativo per limitatori di corrente allo stato solido per reti MVDC, in grado di compensare i problemi derivanti dal non rispetto delle soglie proprie dei controlli a banda d’isteresi, tipici di questi dispositivi, conseguente alle inevitabili limitazioni di un’implementazione hardware. Il controllo è stato implementato su un microcontrollore e verificato con successo in simulazioni di Control Hardware in The Loop (CHIL) al simulatore real time.

I limitatori di corrente allo stato solido debbono garantire velocità d’intervento e affidabilità. Per ottenere tali prestazioni, il valore di corrente è solitamente controllato da regolatori ad isteresi. Questa regolazione è molto robusta ma, a causa di inevitabili limitazioni hardware, si possono generare ritardi e imprecisioni; le soglie impostate possono quindi essere sistematicamente superate. In questo lavoro viene descritto un controllo adattativo per compensare il più possibile tali difetti in applicazioni in corrente continua a media tensione. Il controllo è stato implementato e verificato in simulazioni di Control Hardware in The Loop (CHIL) al simulatore real time. Grazie alla semplicità dell’algoritmo, l’implementazione su microcontrollori è facile e non modifica la velocità di risposta. Il risultato è un migliore controllo della corrente, specialmente per la soglia superiore, limitando i picchi di corrente e mantenendo l’ondulazione di corrente entro i limiti imposti.

Progetti

Commenti